# Cómo generar puertos diferenciales en Vivado

Creador: David Rubio G.

Entrada: https://soceame.wordpress.com/2024/11/30/como-generar-puertos-diferenciales-en-vivado/

Blog: https://soceame.wordpress.com/

GitHub: https://github.com/DRubioG

Fecha última modificación: 23/02/2025

En una anterior entrada ya comenté cómo se puede definir un puerto de reloj diferencial.

https://soceame.wordpress.com/2024/10/19/declarar-pines-de-reloj-diferenciales-en-vivado/

En esta entrada vamos a centrarnos en definir señales diferenciales.

Para la definición de puertos diferenciales se tiene que hacer mediante buffers internos, y para ello hay tres grupos: puertos diferenciales de entrada, puertos diferenciales de salida y puertos diferenciales de entrada/salida.

Todas las diferentes opciones de buffers se declaran desde la librería *UNISIM* de Vivado. Algunos de estos buffers no están disponibles en todas las diferentes familias, pero los básicos sí que están para todas las familias.

```
library UNISIM;
use UNISIM.vcomponents.all;
```

**Nota**: todas las entradas a los buffers son entradas simples, o sea, de un bit.

**NOTA**: Todos los buffers tienen al menos una conexión con el exterior o con el interior. Bien, pues las conexiones con el interior no se pueden sacar directamente al exterior, requieren de un buffer, tanto de entrada como de salida.

Y solo es posible utilizar pines diferenciales definidos en los chips de Xilinx.

# Recordatorio

A modo de recordatorio, se recuerda que las FPGAs de Xilinx tienen pines diferenciales definidos. Por lo que si se quieren declarar pines diferenciales solo se pueden utilizar estos pines.

|                    | Luat                                           |
|--------------------|------------------------------------------------|
| 10_0_13            | <u>U24</u> ×                                   |
| IO_L1P_T0_13       | U25 B13_U25                                    |
| IO_L1N_T0_13       | U26 B13_U26                                    |
| IO_L2P_T0_13       | V26 B13_V26                                    |
| IO_L2N_T0_13       | W26 B13 W26                                    |
| IO_L3P_T0_DQS_13   | AB26 B13_AB26                                  |
| IO_L3N_T0_DQ5_13   | AC26 B13_AC26                                  |
| IO_L4P_T0_13       | W25 B13_W25                                    |
| IO_L4N_T0_13       | Y26 B13_Y26                                    |
| IO_L5P_T0_13       | Y25 B13_Y25                                    |
| IO_L5N_T0_13       | AA25 B13_AA25                                  |
|                    | 1 1/74                                         |
| IO_L6P_T0_13       | W2/2                                           |
| IO_L6N_T0_VREF_13  | MA2/1 BIS_W24 /                                |
| IO_L7P_T1_13       | AB35                                           |
| IO_L7N_T1_13       | MA22                                           |
| IO_L8P_T1_13       | AA27                                           |
| IO_L8N_T1_13       | AB2/L                                          |
| IO_L9P_T1_DQS_13   | AC2/L                                          |
| IO_L9N_T1_DQS_13   | V23                                            |
| IO_L10P_T1_13      | M23                                            |
| IO_L10N_T1_13      | VAD BIJ_WZJ                                    |
| IO_L11P_T1_SRCC_13 | V23                                            |
| IO_L11N_T1_SRCC_13 | 1122                                           |
| IO_L12P_T1_MRCC_13 | V22 B13_U22                                    |
| IO_L12N_T1_MRCC_13 | ( P) 1.3 V 2 2 2 2 2 2 2 2 2 2 2 2 2 2 2 2 2 2 |
| IO_L13P_T2_MRCC_13 | U21 B13_U21                                    |
| IO_L13N_T2_MRCC_13 | V21 B13_V21                                    |
| IO_L14P_T2_SRCC_13 | W21 B13_W21                                    |
| IO_L14N_T2_5RCC_13 | Y21 B13_Y21                                    |
| IO_L15P_T2_DQS_13  | T20 B13_T20                                    |
| IO_L15N_T2_DQS_13  | (B13 U20) > · · · · · ·                        |
| IO_L16P_T2_13      | W20 B13_W20                                    |
| IO_L16N_T2_13      | P13 Y20                                        |
| IO_L17P_T2_13      | 119 R13 T19                                    |
| IO_L17N_T2_13      | 019 B13 U19                                    |
| IO_L18P_T2_13      | V19 (B13 V19 )                                 |
| IO_L18N_T2_13      | W19 R13 W19                                    |
| IO_L19P_T3_13      | V18 B13 V18                                    |
| IO_L19N_T3_VREF_13 | W18 B13 W18                                    |
| IO_L20P_T3_13      | T14 B13 T14                                    |
| IO_L20N_T3_13      | T15 (B13 T15)                                  |
| IO_L21P_T3_DQS_13  | T17 B13_T17                                    |
| IO_L21N_T3_DQS_13  | T18 B13_T18                                    |
| 10_12114_13_043_13 | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \          |

Si se utilizan los pines diferenciales complementarios de Xilinx, en la definición de pines solo es necesario declarar uno de los dos pines en el XDC, porque deduce el otro como el complementario (el nombre lo saca de la definición del buffer).

# Puertos diferenciales de entrada

Para los puertos diferenciales de entrada tenemos diferentes opciones de buffers.

• **IOBUFDS**: Este buffer recibe una entrada diferencial a la entrada y la convierte en un señal simple de salida. Tiene dos entrada, la I para la señal positiva y la IB para la señal negativa.





Para instanciarlo:

```
IBUFDS_inst : IBUFDS
port map (
    0 => 0,
    I => I,
    IB => IB
);
```

• **IBUFDS\_DIFF\_OUT**: Este es un buffer de entrada diferencial y de salida diferencial.

IBUFDS DIFF\_OUT



X10107

Para instanciarlo:

```
IBUFDS_DIFF_OUT_inst : IBUFDS_DIFF_OUT
port map (
    0 => 0,
    0B => 0B
    I => I,
    IB => IB
);
```

• **IBUFDS\_IBUFDISABLE**: Este buffer es un buffer con entrada diferencial y salida simple con señal de habilitación. La señal de deshabilitación (*IBUFDISABLE*) es activa a nivel alto.

# IBUFDS\_IBUFDISABLE



Para instanciarlo, este buffer tiene un genérico por si se quiere activar la señal de deshabilitación del buffer.

```
IBUFDS_IBUFDISABLE_inst : IBUFDS_IBUFDISABLE
generic map (
    SIM_DEVICE => "VERSAL_AI_CORE",
    USE_IBUFDISABLE => "TRUE"
)
port map (
    0 => 0,
    I => I,
    IB => IB,
    IBUFDISABLE => IBUFDISABLE
);
```

IBUFDS\_DIFF\_OUT\_IBUFDISABLE: Este es un buffer con señal de entrada diferencial
y con salida diferencial, pero con señal de deshabilitación (*IBUFDISABLE*). Esta señal es
activa a nivel bajo.

\*Este buffer no está soportado en la familia UltraScale.

# IBUFDS\_DIFF\_OUT\_IBUFDISABLE



Este buffer tiene diferentes simulaciones, dependiendo de la familia por defecto la serie 7 (*TSERIES*). Para instanciarlo:

```
IBUFDS_DIFF_OUT_IBUFDISABLE_inst : IBUFDS_DIFF_OUT_IBUFDISABLE
generic map (
    SIM_DEVICE => "7SERIES"
)
```

```
port map (
    0 => 0,
    OB => OB,
    I \Rightarrow I,
    IB \Rightarrow IB,
    IBUFDISABLE => IBUFDISABLE
);
```

• **IBUFDS\_INTERMDISABLE**: Este buffer tiene una entrada diferencial y una salida simple con dos señales de deshabilitación. IBUFDISABLE, que es activa a nivel alto, y INTERMDISABLE, que es activa a nivel bajo. yess. com

### IBUFDS INTERMDISABLE



Para instanciarlo:

```
IBUFDS_INTERMDISABLE_inst
                              IBUFDS INTERMDISABLE
generic map (
   SIM_DEVICE => "VERSAL_AI_CORE",
   USE_IBUFDISABLE
                        "TRUE"
port map
   0 => 0,
   I \Rightarrow I,
   IB => IB
   IBUFDISABLE => IBUFDISABLE,
   INTERMDISABLE => INTERMDISABLE
);
```

• IBUFDS DIFF OUT INTERMDISABLE: Este buffer es un buffer de entrada diferencial y salida diferencial, con doble puerto de habilitación. Esta el *IBUFDISABLE* que es activo a nivel bajo e *INTERMDISABLE*, que es activo a nivel bajo.

# IBUFDS\_DIFF\_OUT\_INTERMDISABLE



### Para instanciarlo:

```
Notidibless.com/
IBUFDS DIFF OUT INTERMDISABLE inst:
IBUFDS_DIFF_OUT_INTERMDISABLE
generic map (
   SIM_DEVICE => "VERSAL_AI_CORE"
port map (
   0 => 0,
   OB => OB,
   I => I,
   IB \Rightarrow IB,
   IBUFDISABLE => IBUFDISABLE,
   INTERMDISABLE => INTERMDISABLE
);
```

Luego también tenemos los buffers de aplicación específica.

• IBUFDS\_DPHY: Este es un buffer con soporte para MIPI (Mobile Industry Processor Interface)

# IBUFDS\_DPHY



X15113-101115

• IBUFDS\_GTE2/IBUFDS\_GTE3/IBUFDS\_GTE4/IBUFDS\_GTE5: Este buffer es el buffer que se utiliza en los transceivers. Depende del dispositivo se utiliza uno u otro.



**IBUFDSE3**: Este es un buffer con calibración de offset. ordipress.com



# Puertos diferenciales de salida

Para los puertos diferenciales de salida tenemos diferentes opciones de buffers.

• **OBUFDS**: Este buffer es un buffer de entrada simple y de salida diferencial.



Para instanciarlo:

```
OBUFDS inst:
OBUFDS
port map (
   0 => 0,
```

```
OB => OB,
   I => I
);
```

**OBUFTDS**: Este es un buffer de entrada simple y de salida diferencial con señal de habilitación. La señal de habilitación (T) es activa a nivel bajo.



Para instanciarlo:

```
OBUFTDS_inst:
OBUFTDS
port map (
   0 => 0,
   OB => OB,
   I \Rightarrow I,
   T => T
);
```

Luego también tenemos los buffers de aplicación específica.

• **OBUFDS\_DPHY**: Este es un buffer con soporte para MIPI (Mobile Industry Processor Interface)



X15114101115

• **OBUFDS\_GTE2/OBUFDS\_GTE3/OBUFDS\_GTE4/OBUFDS\_GTE5**: Este buffer es el buffer que se utiliza en los transceivers. Depende del dispositivo se utiliza uno u otro.

OBUFDS\_GTE3



• **OBUFDS\_GTE3\_ADV/OBUFDS\_GTE4\_ADV**: Este buffer se utiliza también en transceivers.

OBUFDS\_GTE3\_ADV



# Puertos diferenciales de entrada/salida

Para los puertos diferenciales de entrada/salida tenemos diferentes opciones de buffers.

• **IOBUFDS**: Este es un buffer de entrada y salida simple, desde la FPGA, y de entrada y salida diferencial hacia el exterior. Para ello cuenta con una señal de selección de entrada y salida, a nivel alto actúa como entrada y a nivel bajo actúa como salida.

# **IOBUFDS**



Para instanciarlo:

```
IOBUFDS inst: IOBUFDS
port map (
   0 => 0,
   I \Rightarrow I,
   IO => IO,
   IOB => IOB,
   T => T
);
```

• IOBUFDS\_DCIEN: Este es un buffer de entrada y salida simple desde la FPGA, y de entrada y salida diferencial, desde el exterior, y además con habilitación de entrada.

# IOBUFDS\_DCIEN



Para instanciarlo:

```
IOBUFDS_DCIEN_inst : IOBUFDS_DCIEN
generic map (
   SIM_DEVICE => "ULTRASCALE",
   USE_IBUFDISABLE => "TRUE"
```

```
port map (
    0 => 0,
    DCITERMDISABLE => DCITERMDISABLE,
    I => I,
    IBUFDISABLE => IBUFDISABLE,
    i0 => i0,
    i0B => i0B,
    T => T
);
```

• **IOBUFDS\_DIFF\_OUT**: Este es un buffer diferencial de entrada y de salida diferencial.

IOBUFDS\_DIFF\_OUT



Para instanciarlo:

```
IOBUFDS_DIFF_OUT_inst : IOBUFDS_DIFF_OUT
port map (
    0 => 0,
    OB => OB,
    I => I,
    I0 => I0,
    IOB => IOB,
```

```
TM => TM,
TS => TS
);
```

Luego también tenemos los buffers de aplicación específica y de complejidad importante.

• **IOBUFDS\_DIFF\_OUT\_DCIEN**: Este es un buffer bidireccional con entrada y salida diferencial. Con habilitación de entrada y de salida negativa.

# IOBUFDS\_DIFF\_OUT\_DCIEN



• **IOBUFDS\_DIFF\_OUT\_INTERMDISABLE**: Este es un buffer bidireccional simple con salida diferencial y habilitación de salida.

# IOBUFDS\_DIFF\_OUT\_INTERMDISABLE



• **IOBUFDS\_INTERMDISABLE**: Este en un buffer bidireccional simple y de entrada y salida diferencial.

# IOBUFDS\_INTERMDISABLE



# **Ejemplo**

Pongo un pequeño ejemplo, si utilizamos dos buffers diferenciales *IBUFDS* y el *OBUFDS*, para plasmar las dos opciones de buffers diferenciales. Para evitar que el sintetizador se coma todo lo generado y conecte la entrada directamente a la salida, se tiene que poner algo de lógica en el medio.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
library UNISIM;
use UNISIM.VComponents.all;
entity test is
   Port (
       i, ib : in std_logic;
       o, ob : out std_logic
    );
end test;
                                            Mordoness. Colm
architecture Behavioral of test is
signal conection, connection_not : std_logic;
begin
IBUFDS_inst : IBUFDS
generic map (
  DIFF_TERM => FALSE,
  IBUF_LOW_PWR => TRUE
  IOSTANDARD => "DEFAULT")
port map (
  0 => conection,
  I => I,
  IB => IB
);
connection_not <= not conection;
OBUFDS_inst : OBUFDS
generic map (
  IOSTANDARD => "DEFAULT",
  SLEW => "SLOW")
port map (
  0 => 0,
  OB => OB,
  I => conection
);
end Behavioral;
```

Al sintetizarlo se genera un esquema como el siguiente.



**NOTA**: el sintetizador es lo suficientemente inteligente como para saber que si se niega la entrada diferencial, esa entrada se convierte en la señal negativa diferencial de salida.

**NOTA 2**: es muy posible que el modelo diferencial de puertas lógicas de salida que utilice Xilinx sea el que se ve en el bloque, utilizando una NOT con un buffer, y lo que haga es alternar las salidas dependiendo de la salida del modelo sintetizado.

Ahora para definir los pines de entrada, solo hay **una opción** y es **utilizar un para de pines diferenciales del chip, NO hay opción a utilizar otros pines para hacerlos diferenciales**, es más, Vivado si lo intentas elige el pin negativo como pin de referencia y deduce el positivo. Entonces, para definir los pines solo es necesario declarar el pin positivo, en mi caso el D19, y Vivado deduce como el negativo el D20.

Con los pines de salida igual, se define el Y18, y Vivado deduce que el negativo es el Y19.

**NOTA**: También es conveniente recordar que no se pueden declarar los pines diferenciales como LVCMOS porque esto es solo para señales simples. Para las señales diferenciales se tiene que utilizar otro tipo de tecnología como DIFF\_SSTL, TMDS o DIFF\_HSTL.

Y no todas estas tecnologías aceptan tensiones de 3.3V (es conveniente revisar bien las tensiones de alimentación del banco de pines, las tensiones de 1.8V y de 2.5V son las que más se utilizan para estos pines).

Recuerdo también esta entrada, para la comprobación de las tensiones.

https://soceame.wordpress.com/2024/10/19/se-puede-cambiar-la-tension-de-salida-de-un-banco-de-una-fpga/

En la implementación Vivado selecciona los dos buffers de entrada (*que son los que están en la parte superior*) y el buffer diferencial (*que es el que está en la parte superior derecha*).



Con los diferenciales de salida también pasa lo mismo, utiliza los buffers diferenciales, *que son los de la izquierda*, y los pines de salida, *los de la parte superior*.



Creado por David Rubio G.